您的位置: 抚顺信息港 > 科技

国内抗辐射型高性能32位四核并行处理

发布时间:2019-05-22 10:46:39

国内抗辐射型高性能32位四核并行处理器问市 - 单片机/处理器 - 电子工程

据了解,目前S698PM处理器已经实现了批量供货能力,产品形态有陶瓷封装、塑料封装及IP核可供航空航天、星箭站船、高端工控等领域客户灵活选择。

S698PM主要性能特征:

四核并行处理器,集成了4个高性能处理器核心,每个处理器核心配置了:

32位SPARC V8整型处理单元(IU),符合IEEE-1754标准;

64位双精度浮点处理单元(FPU),符合IEEE-754标准;

一级缓存(含指令缓存ICache和数据缓存DCache);

存储器管理单元MMU;

硬件乘法器和除法器;

支持MAC和UMAC等DSP指令;

7级指令流水;

基于AMBA2.0标准总线的可裁减结构

各个处理器核互联总线:128-bit带宽的AHB;

片内高速外设互联总线:32-bit带宽的AHB;

片内低速外设互联总线:32-bit带宽的APB;

128-bit AHB与32-bit AHB间的转换桥:AHB/AHB bridge;

32-bit AHB与32-bit APB间的转换桥:AHB/APB bridge;

两级缓存结构

L1 Cache :一级缓存,含ICache和DCache,位于处理器核心中;

L2 Cache :二级缓存,521KB,位于存储器控制器与128-bit AHB总线之间;

片内外设:

存储器控制器,支持ROM、SRAM、DDR2、MAP IO;

中断控制器,支持6路可编程的外部中断;

4通道的SpaceWire总线节点控制器;

2通道的1M/10M速率1553B总线控制器;

2通道的CAN2.0总线控制器;

CCSDS 用空遥测TM/TC接口;

10/100M自适应以太控制器;

USB2.0 HOST接口;

硬件调试支持单元DSU;

Timer、Wdog、GPIO、UART、I2C、SPI;

抗辐加固设计

内部时序逻辑单元:TMR加固;

内部存储器模块:EDAC捡错纠错;

外部存储器:EDAC捡错纠错;

主频:600MHz;

峰值处理能力:2100 MIPS、900MFLOPS(double precision);

工作电压:

Core:1.0V,±10%;

普通IO(除DDR2和SpaceWire的IO外):3.3V,±10%;

DDR2 IO:2.5V,±10%;

SpaceWire IO:2.5V,LVDS差分350mV;

芯片功耗: 3W@600MHz。

母亲节画画作品大全漂亮精美_母亲节画画作品图片展示
市民如遇拒开发票情况可向税务部门进行举报
雅诗兰黛集团上季度中国市场实现双位数增长
猜你会喜欢的
猜你会喜欢的